

# Полеви транзистори

Принципи и режими на работа на полеви транзистори. Характеристики.

# I. Униполярни транзистори

Биполярните транзистори се управляват с ток чрез инжектираните от PN-прехода токоносители

Униполярните транзистори се управляват с напрежение(поле), затова по-често се наричат FET (Field Effect Transistors) -> полеви транзистори

- ✓ J е означението на английски за PN-преход (junction)
- ✓ JFET е полеви транзистор, управляван чрез инверсно свързан РN-преход

#### MOS (Metal Oxide Semiconductor)

✓ MOS FET е полеви транзистор, управляван през изолиращ слой

При този полеви транзистор каналът е от **n**-тип полупроводников материал, в който има само един вид токоносители - **електрони** В двата края на канала са изведени изводи:

- S (Source давам),
- □ D (Drain събирам)

Управляващият електрод, свързан към двете **р**-тип области, се нарича

**□ G** (Gate)



- Aко Ugs= 0 V каналът е проводящ
  - ✓ Приподаване на Ups > 0 V електроните ще се придвижват от S към D (поради полярността на приложеното Ups)
- □ С увеличаване на UDS токът през канала ще расте като се подчинява на закона на ОМ (затова зоната от началото през т.1 до т.2 се нарича омична зона.

 $U_{GS} = 0V$ 

□ Нарастващото напрежение Ups предизвиква изкривяване на зоната на обемен заряд.

- ✓ Каналът се стеснява
- ✓ Токът вече не се изменя съгласно зако на Ом (зоната между т.2 и т.3)
- □ След т.3 каналът вече е прищипан изцяло (UDS > UDSP) и токът се ограничава Рот Pinch off достига се тах възможен ток за транзистора IDSS ток на насищане Sot Saturation



- □ При Ugs < 0 V(т. 5 и т.4):
  - ✓ Зоната на обемен заряд ще се разшири допълнително симетрично по цялата дължина на канала.



- √При подаване на Ups ще се повторят същите процеси, само че насищането ще стане при помалък ток.
- □ При напрежение Ugs=Up (т. 6) през транзистора не може да протече ток, независимо от Ups
  - ✓ UP се нарича напрежение на запушване (Pinch off voltage) (подобно на режима на отсечка при Биполярните транзистори)

### III. VA характеристики на JFET

□ Според типа на канала, JFETT са два вида:



### III. VA характеристики на JFET

□ Изходна VA х-ка (семейство изходни характеристики) на n-канален JFET: зависимостта на изходния ток lb от изходното напрежение Ubs постоянно входно напрежение Ugs.

□ Предавателна (проходна) характеристика на n-канален JFET: зависимостта на изходния ток lp от входното напрежение Ugs при постоянно изходно напрежение Ups.



# III. VA характеристики на JFET



Изходна х-ка



### IV. Режими на работа на JFET

- □ Положението на работната точка се определя от подаденото напрежение между гейта и сорса (Ugs)
- □ Работният обхват също се определя както при биполярните транзистори
- □ Полевите транзистори също могат да се свързват по **три вида** схеми в зависимост от това кой електрод е общ за входа и за изхода:
  - ✓ OS (общ сорс)
  - ✓ OD (общ дрейн)
  - ✓ ОG (обш гейт)

# IV. Режими на работа на JFET

- □ Принципите на работа на полевите транзистори са същите като при биполярните транзистори:
  - ✓ Линеен режим
  - ✓ Режим на ограничение (ключов режим)
    - Режим на насишане
    - Режим на отсечка (Pinch off)
  - ✓ Използва се по аналогичен начин уравнението за товарната права
- □ При тях обаче е възможен още един режим на работа:
- ✓ При напрежения Ups < 1 V (в омичната или наричана още линейна облст), се използват като променливо съпротивление
- ✓ RDS= UDS/ID

#### V. Символни означения на JFET

n-канален полеви транзистор



$$U_P < U_{GS} < 0 V$$
  
 $U_{DS} > 0 V$ 

р-канален полеви транзистор



$$0 \text{ V} < \text{U}_{GS} < \text{U}_{P}$$
  
 $\text{U}_{DS} < 0 \text{ V}$ 

Стрелката показва посоката на тока (винаги от Р-област)

### VI. MOS FET (n-канал)

Върху р-силициева подложка(В) са разположени две силно легирани(n+) области(S, D).

- ✓ Вграден канал Физически създадена п-връзка
- ✓ Индуциран канал получава се едва след прилагане на подходящо управляващо напрежение



#### VII. MOS FET

- □ Подложката трябва да бъде свързана към такъв потенциал, че да сеполучат РN-преходи в инверсно свързване
  - ✓ За n-канални FET подложката се свързва към сорса или към по-отрицателно напрежение от сорса
  - ✓ За р-канални FET подложката се свързва към сорса или към по-положително напрежение от сорса
- □ Структурата на транзисторите е симетрична, така че сорсът и дрейнът може да разместват местата си, ако подложката не е фабрично свързана към сорса!!

#### VII. MOS FET

MOSFET с n-канал имат две съществени предимства спрямо MOSFET с p-канал:

- ✓ в n-канала токоносителите са електрони, а тяхната подвижност е пъти по-голяма от тази на дупките, т.е. тези FET работят при много по-високи честоти
- ✓ Съпротивлението на n-канала (RDSon) е повече от два пъти по-малко от това на p-канала, което е предимство при работа в ключов режим.

#### VIII. MOSFET (с вграден n-канал)

- □ Управляващият електрод (Gate) е разположен върху канала през изолиращ слой, който припокрива двете n+ области.
- □ Принципът на действие, както и характеристиките са като на JFET
- □ На G тук може да се подава и положително напрежение, но технически това е безсмислено



#### VIII. MOSFET (с вграден n-канал)

- □ Двете напрежения Ugs и Ups влияят по следния начин на работата на транзисторите:
- ✓ Ugs стеснява канала поцялата дължина и определя максималния ток
- ✓ UDS променя ширината на зоната на обемен заряд, което води до прищипване на канала в близост до дрейна (води до насищане)



### VIII. MOSFET (с вграден n-канал)

Характеристики



Изходна х-ка

- Управляващиятелектрод (Gate) е разположен между двете n+ области, като ги припокрива, върху изолиращ слой
- □ Каналът, който ще свърже двете n+области се появява(индуцира) след прилагане на подходящо по полярност и големина напрежение
- ✓ При Ugsth< Ugs> 0 V



#### Принцип на получаване на канала

- □ При малко положително напрежение на G електрическото поле отблъсква подвижните дупки в Si подложка и под изолацията се образува зона на обемен заряд
- ✓ В нея остават само неподвижните отрицателно заредени акцептори



#### Принцип на получаване на канала

- □ При по-голямо напрежение дебелината на зоната расте
- □ Когато Ug надмине една прагова стойност Ugth под изолационния слой се получава тънък слой от подвижни електрони (инверсен слой)
- □ При увеличаване на напрежението дебелината на зоната на обемен заряд не се променя.
- □ Нараства само плътността на подвижните електрони
- ✓ Този слой се нарича инверсен слой и представлява индуцирания п-канал

- □ Двете напрежения Ugs и Ups влияят върху индуцирания каналтака както при вградения:
- ✓ Ugs стеснява канала поцялата дължина и определя максималния ток
- ✓ UDS променя ширината на зоната на обемен заряд, което води до прищипване на канала в близост до дрейна (води до насищане)



Характеристики

Предавателна х-ка

Изходна х-ка



#### IX. Символни означения на MOSFET

n-канал вграден n-канал индуциран р-канал вграден

р-канал индуциран



 $U_P < U_{GS}$ 

 $U_{DS} > 0 V$ 











$$U_{th} < U_{GS}$$
  
 $U_{DS} < 0 V$